Por favor, use este identificador para citar o enlazar este ítem:
https://repositorio.ufpe.br/handle/123456789/5015
Comparte esta pagina
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | José Pinheiro Santos, Edval | pt_BR |
dc.contributor.author | Edenilson Oliveira Reges, José | pt_BR |
dc.date.accessioned | 2014-06-12T17:35:26Z | - |
dc.date.available | 2014-06-12T17:35:26Z | - |
dc.date.issued | 2010-01-31 | pt_BR |
dc.identifier.citation | Edenilson Oliveira Reges, José; José Pinheiro Santos, Edval. Implementação em VHDL de Sensor Inteligente com Módulo CAN e Ampliflicador Sensível à Fase. 2010. Dissertação (Mestrado). Programa de Pós-Graduação em Engenharia Elétrica, Universidade Federal de Pernambuco, Recife, 2010. | pt_BR |
dc.identifier.uri | https://repositorio.ufpe.br/handle/123456789/5015 | - |
dc.description.abstract | Neste trabalho são apresentadas a descrição em linguagem VHDL e a implementa ção em FPGA de um amplificador sensível à fase (lock-in) e de um módulo de comunica ção CAN para o desenvolvimento de um sensor inteligente inspirado na família de padrões IEEE 1451. O amplificador sensível à fase é utilizado para detecção e condicionamento de sinais. Sua implementação em formato digital possibilita a utilização de técnicas de processamento digital de sinais. A síntese do amplificador utilizou apenas 6% dos recursos lógicos da FPGA escolhida, possibilitando a implementação de vários amplificadores em paralelo, na mesma FPGA. O módulo CAN implementado é capaz de se comunicar em rede com outros módulos CAN, disponíveis comercialmente. A utilização lógica do módulo CAN implementado foi comparada à do módulo HurriCANe, desenvolvido pela ESA. O funcionamento dos circuitos foi verificado com êxito a partir de simulações e de testes realizados após a implementação em FPGA. A interligação do módulo CAN ao amplificador lock-in foi realizada com sucesso, sendo ocupados apenas 14% dos recursos da FPGA | pt_BR |
dc.description.sponsorship | Petróleo Brasileiro S.A. | pt_BR |
dc.language.iso | por | pt_BR |
dc.publisher | Universidade Federal de Pernambuco | pt_BR |
dc.rights | openAccess | pt_BR |
dc.rights | Attribution-NonCommercial-NoDerivs 3.0 Brazil | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/br/ | * |
dc.subject | Sensores Inteligentes | pt_BR |
dc.subject | Redes de Sensores | pt_BR |
dc.subject | IEEE 1451 | pt_BR |
dc.subject | Rede CAN | pt_BR |
dc.subject | Amplificador Sensível à Fase | pt_BR |
dc.title | Implementação em VHDL de Sensor Inteligente com Módulo CAN e Ampliflicador Sensível à Fase | pt_BR |
dc.type | masterThesis | pt_BR |
Aparece en las colecciones: | Dissertações de Mestrado - Engenharia Elétrica |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
arquivo2469_1.pdf | 8,8 MB | Adobe PDF | ![]() Visualizar/Abrir |
Este ítem está protegido por copyright original |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons