Use este identificador para citar ou linkar para este item:
https://repositorio.ufpe.br/handle/123456789/2761
Compartilhe esta página
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.contributor.advisor | Natividade da Silva Barros, Edna | pt_BR |
dc.contributor.author | Souto Maior de Lima, Marilia | pt_BR |
dc.date.accessioned | 2014-06-12T16:01:00Z | - |
dc.date.available | 2014-06-12T16:01:00Z | - |
dc.date.issued | 2005 | pt_BR |
dc.identifier.citation | Souto Maior de Lima, Marilia; Natividade da Silva Barros, Edna. ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA . 2005. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2005. | pt_BR |
dc.identifier.uri | https://repositorio.ufpe.br/handle/123456789/2761 | - |
dc.description.abstract | A demanda cada vez maior por produtos eletronicos e a crescente capacidade de integração dos chips direcionaram a metodologia de projeto de sistemas embarcados para sua completa integração em um único chip ( System-on-Chip, ou SoC). Essa metodologia baseia-se cada vez mais em componentes previamente projetados e verificados (IP-core ) como uma alternativa de disponibilizar os sistemas dentro dos prazos esperados, sem perder o time-to-market do mercado consumidor de eletrônicos. Neste trabalho, é proposto um processo de desenvolvimento de IP-cores baseado em técnicas de engenharia de software chamado ipPROCESS, como um mecanismo de facilitar e promover o desenvolvimento de IP-cores de alta qualidade. Tendo o foco na criação de componentes de qualidade, o ipPROCESS foi definido com base em técnicas de verificação funcional, de modelagem visual da arquitetura, de interface de comunicação e de documentação seguindo os padrões da indústria. O processo foi descrito utilizando o meta-modelo UML denominado SPEM com o objetivo de facilitar e acelerar o seu entendimento, assim como permitir alterações futuras e facilitar o gerenciamento de projetos baseados no processo proposto | pt_BR |
dc.language.iso | por | pt_BR |
dc.publisher | Universidade Federal de Pernambuco | pt_BR |
dc.rights | openAccess | pt_BR |
dc.rights | Attribution-NonCommercial-NoDerivs 3.0 Brazil | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/br/ | * |
dc.subject | Verificação Funcional | pt_BR |
dc.subject | Processos | pt_BR |
dc.subject | Soc | pt_BR |
dc.subject | IP-core | pt_BR |
dc.subject | UML-RT | pt_BR |
dc.subject | Prototipação | pt_BR |
dc.subject | em FPGA | pt_BR |
dc.subject | Interface OCP-IP | pt_BR |
dc.title | ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA | pt_BR |
dc.type | masterThesis | pt_BR |
Aparece nas coleções: | Dissertações de Mestrado - Ciência da Computação |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
arquivo7128_1.pdf | 2,02 MB | Adobe PDF | ![]() Visualizar/Abrir |
Este arquivo é protegido por direitos autorais |
Este item está licenciada sob uma Licença Creative Commons